# NHẬP MÔN MẠCH SỐ

# Bài tập chương 6

# I. ASYNCHRONOUS COUNTER (bộ đếm bất đồng bộ)

# Phân tích bộ đếm bất đồng bộ

#### <u>Câu 1)</u>

Gợi ý: Duty cycle là tỷ số giữa độ rộng phần dương của xung chia cho chu kỳ xung clock (độ rộng của 1 chu kỳ).



Câu 2)

Gợi ý: Bộ đếm 5-bit ==>MOD=32 ==> cứ sau 32 xung thì quay lại 0

Câu 3)

#### Câu 4)

Cho bộ đếm sau



a) Vẽ dạng sóng của bộ đếm trong 5 xung clock liên tiếp, biết rằng trạng thái ban đầu sau khi bật nguồn  $Q_2Q_1Q_0=100$ 

**Gợi ý:** Bộ đếm là bộ đếm xuống có chu trình **111, 110, 101, 100, 011** và reset tại trang thái 010.

Dạng sóng trong 5 xung clock, bắt đầu với 100 -> 011 -> 111 -> 110 -> 101

b) Cho biết bộ đếm là đếm xuống hay đếm lên. Vẽ lưu đồ trạng thái bộ đếm trong trường hợp giá trị ban đầu của bộ đếm là giá trị bất kì.

**Gợi ý:** Bộ đếm là bộ đếm xuống, vẽ lưu đồ đầy đủ 8 trang thái của bộ đếm 2 trạng thái không có trong chu trình đếm 001, 000 sẽ không bị Reset

c) Xác định MOD và tần số của bộ đếm. Biết tần số CLK = 10 KHz  $G \circ i \circ i$   $MOD = 5 \rightarrow F = 10/5 = 2 \text{ KHz}$ 

#### **Câu 5)**

Cho sơ đồ mạch như câu 1, nhưng đổi thành FF-T tích cực cạnh xuống.

Thực hiện các yêu cầu như trong câu 1a, 1b, 1c.

**Gợi ý:** Bộ đếm chuyển thành bộ đếm lên có chu trình: **111, 000, 001** và Reset tại trạng thái 010. → MOD = 3.

#### Câu 6)

Thiết kế bộ đếm lên bất đồng bộ **MOD-5** dùng **FF-T** có xung clock tích cực cạnh xuống và ngõ vào Preset và Clear tích cực cao. Biết rằng trạng thái ban đầu của bộ đếm là 1.

**Gợi ý:** chu trình bộ đếm: **001, 010, 011, 100, 101** và trạng thái Reset 110.

- Thiết kế mạch Reset với lưu ý Preset và Clear tích cực cao.
- Vẽ mạch đầy đủ
- Vẽ lưu đồ đầy đủ các trạng thái của bộ đếm

#### Câu 7)

Thiết kế bộ đếm xuống bất đồng bộ **MOD-5** dùng **FF-J\_K** có xung clock tích cực cạnh xuống và ngõ vào Preset và Clear tích cực thấp. Biết rằng trạng thái ban đầu của bộ đếm là **2**.

**Gợi ý:** chu trình bộ đếm: **010, 001, 000, 111, 110** và trạng thái Reset 101.

- Thiết kế mạch Reset với lưu ý Preset và Clear tích cực thấp.
- Vẽ mạch đầy đủ
- Vẽ lưu đồ đầy đủ các trạng thái của bộ đếm

## <u>Câu 8)</u>

Thiết kế bộ đếm bất đồng bộ dùng **FF-T**, có ngõ vào xung clock kích theo cạnh xuống; các ngõ vào Preset (Pr) và Clear (Clr) tích cực thấp. Biết rằng bộ đếm có giản đồ xung như sau:



- a) Xác định MOD của bộ đếm
- b) Trình bày chi tiết cách thiết kế bộ đếm trên
- c) Vẽ lại giản đồ bộ đếm bao gồm đầy đủ các trạng thái.

Gọi ý: MOD = 5. Trạng thái Reset là 010

# II. SYNCHRONOUS COUNTER (Bộ đếm đồng bộ)

# Phân tích mạch đếm

### <u>Câu 1)</u>



#### **Câu 2)**

Cho mạch đếm song song dùng FF-D như hình dưới.



- a) Tìm phương trình ngõ vào của các FFs
- b) Lập bảng chuyển đổi trạng thái của mạch
- c) Nếu tín hiệu reset tích cực, giá trị ban đầu của bộ đếm bằng bao nhiêu? Biết rằng khi PRE và CLR tích cực đồng thời, ngõ ra của FF được Set bằng 1.

Gợi ý: Thực hiện tuần tự các bước trong phần phân tích mạch đếm đồng bộ

- Viết phương trình ngõ vào của FFs
- Lập bảng chuyển trạng thái

- Vẽ lưu đồ trạng thái



## <u>Câu 3)</u>

Cho bộ đếm song song 2 bit  $Q_1$  và  $Q_0$  (LSB), bộ đếm có 1 ngõ vào điều khiển X



- a) Viết phương trình ngõ vào D1, D0 của các FFs
- b) Lập bảng chuyển trạng thái của bộ đếm
- c) Xác định dãy đếm và cho biết ý nghĩa của ngõ vào X

**Gợi ý:** Thực hiện tuần tự các bước trong phần phân tích mạch đếm đồng bộ - X = 0: bộ đếm xuống 2 bit, X = 1: bộ đếm lên 2 bit



## <u>Câu 4)</u>

Gợi ý: Dạng phân tích bộ đếm tương tự câu 2 và 3

### <u>Câu 5)</u>

Gợi ý: Dạng phân tích bộ đếm tương tự câu 2,3

#### **Câu 6)**

Gọi ý: Dạng phân tích bộ đếm tương tự câu 2 và 3

#### <u>Câu 7)</u>

Gợi ý: Dạng phân tích bộ đếm tương tự câu 2 và 3

# Các bài sau thuộc - Thiết kế mạch đếm

## <u>Câu 8)</u>

Gợi ý: giải tương tự bài 9 sau

#### <u>Câu 9:</u>

Sử dụng lần lượt FF-D, T, S\_R, J\_K kích theo cạnh lên, thiết kế bộ đếm đồng bộ 3-bit để điều khiển một Motor bước (stepper Motor). Biết rằng bộ đếm sẽ đếm lên nếu ngõ vào điều khiển C=1 và đếm xuống nếu C=0

Gợi ý: Chọn 1 trong 4 loại FF trên để giải

Thực hiện tuần tự các bước trong phần thiết kế mạch đếm đồng bộ

- Lập bảng chuyển trạng thái phụ thuộc vào ngõ vào D như bài trên
- Lập bảng kích thích cho ngõ vào của các FF → sử dụng bìa K để rút gọn theo (D, Q<sub>2</sub>, Q<sub>1</sub>, Q<sub>0</sub>)
- Vẽ mạch



- tương tự với D1, D0 và sau đó vẽ mạch.

#### **Câu 10)**

Sử dụng lần lượt FF-D, T, S\_R, J\_K kích theo cạnh lên, thiết kế bộ đếm song song có chuỗi đếm sau:



- a) Lập bảng kích thích cho các ngõ vào của các Flip-Flop
- b) Thiết kế mạch đếm trên

Gọi ý: Chọn 1 trong 4 loại FF trên để giải theo các bước.

#### **Câu 11)**

Sử dụng lần lượt FF-D, T, S\_R, J\_K kích theo cạnh xuống, thiết kế mạch tuần tự song song có đặc tính sau:

Khi ngõ nhập x=0, các trạng thái trong mạch không thay đổi.

Khi ngõ nhập x=1, dãy trạng thái của mạch lần lượt là 11,01,10,00 và lặp lại.

**Gợi ý:** Chọn 1 trong 4 loại FF trên để giải Tương tự với câu 9, lập bảng chuyển trạng thái phụ thuộc vào ngõ vào **x** 

## <u>Câu 12)</u>

Gọi ý: Chọn 1 trong 4 loại FF trên để giải theo các bước.